Détails sur le produit:
|
|
Lieu d'origine: | Original |
---|---|
Nom de marque: | original |
Certification: | ISO9001:2015standard |
Numéro de modèle: | MT40A512M16LY-075 : E |
Conditions de paiement et expédition:
|
|
Quantité de commande min: | 10pcs |
Prix: | 4.28-5.71 USD/PCS |
Détails d'emballage: | Norme |
Délai de livraison: | 1-3 jours ouvrables |
Conditions de paiement: | T/T, Western Union, Paypal |
Capacité d'approvisionnement: | 10000pcs/months |
Détail Infomation |
|||
Emballage: | plateau | Montage du style: | SMD/SMT |
---|---|---|---|
Paquet/cas: | FBGA-96 | Tension d'alimentation: | 1,14 V-1.26 V |
Capacité de la mémoire: | 8 Gbit | FPQ: | 1080 |
Surligner: | Puces de mémoire de MT40A512M16LY-075-E EMMC,DRACHME DDR4 8G,Puces de mémoire d'EMMC 512MX16 |
Description de produit
Stockage de données original de mémoire de la DRACHME DDR4 8G 512MX16 FBGA de MT40A512M16LY-075-E
Caractéristiques
• VDD = VDDQ = 1.2V ±60mV
• VPP = 2.5V, – 125mV, +250mV
• Sur-matrice, génération interne et réglable de VREFDQ
• pseudo entrée-sortie du l'ouvert-drain 1.2V
• Régénérez la période du cycle 8192 à la température ambiante de comité technique : – 64ms à -40°C à 85°C – 32ms à >85°C à 95°C – 16ms à >95°C à 105°C
• 16 banques internes (x4, x8) : 4 groupes de 4 banques chacun
• 8 banques internes (x16) : 2 groupes de 4 banques chacun • architecture du prefetch 8n-bit
• Préambules programmables de stroboscope de données
• Formation de préambule de stroboscope de données
• Latence de commande/adresse (calories)
• LECTURE universelle de registre et ÉCRIRE la capacité
• Mise à niveau Write
• L'individu régénèrent le mode
• L'individu automatique de basse puissance régénèrent (LPASR)
• À température contrôlée régénérez (TCR)
• La granularité fine régénèrent
• L'individu régénèrent l'arrêt
• Économie de puissance maximum
• Calibrage de conducteur de sortie
• Nominal, parc, et arrêt dynamique de sur-matrice (ODT)
• Inversion de bus de données (DBI) pour le bus de données
• Commande/parité d'adresse (CA)
• Databus écrivent le contrôle par redondance cyclique (le centre de détection et de contrôle)
• Possibilité d'adressage de Par-DRACHME
• Essai de connectivité
• JEDEC JESD-79-4 conforme
• capacité de sPPR et de hPPR
DRACHME | |
RoHS : | Détails |
SDRAM - DDR4 | |
SMD/SMT | |
FBGA-96 | |
bit 16 | |
512 M X 16 | |
8 Gbit | |
1,333 gigahertz | |
NS 13,5 | |
1,26 V | |
1,14 V | |
79 mA | |
0 C | |
+ 95 C | |
MT40A | |
Plateau | |
Marque : | Original en stock |
Humidité sensible : | Oui |
Type de produit : | DRACHME |
Quantité de paquet d'usine : | 1080 |
Sous-catégorie : | Mémoire et stockage de données |
Poids spécifique : | 0,147664 onces |
Entrez votre message